|
|
74LV11のメーカーはPhilipsです、この部品の機能は「Triple 3-input AND gate」です。 |
部品番号 | 74LV11 |
| |
部品説明 | Triple 3-input AND gate | ||
メーカ | Philips | ||
ロゴ | |||
このページの下部にプレビューと74LV11ダウンロード(pdfファイル)リンクがあります。 Total 10 pages
INTEGRATED CIRCUITS
74LV11
Triple 3-input AND gate
Product specification
Supersedes data of 1997 Feb 03
IC24 Data Handbook
Philips
Semiconductors
1998 Apr 20
1 Page Philips Semiconductors
Triple 3-input AND gate
Product specification
74LV11
PIN CONFIGURATION
LOGIC SYMBOL
1A 1
1B 2
2A 3
2B 4
2C 5
2Y 6
GND 7
14 VCC
13 1C
12 1Y
11 3C
10 3B
9 3A
8 3Y
SV00416
LOGIC SYMBOL (IEEE/IEC)
1
2
&
13
3
4
&
5
9
10
&
11
12
6
8
SV00439
1 1A
2 1B
13 1C
3 2A
4 2B
5 2C
9 3A
10 3B
11 3C
1Y 12
2Y 6
3Y 8
SV00438
LOGIC DIAGRAM (ONE GATE)
A
BY
C
SV00421
RECOMMENDED OPERATING CONDITIONS
SYMBOL
PARAMETER
CONDITIONS
MIN
TYP
MAX
UNIT
VCC
VI
VO
Tamb
DC supply voltage
Input voltage
Output voltage
Operating ambient temperature range in free air
See Note 1
See DC and AC
characteristics
1.0 3.3 3.6
V
0 – VCC V
0 – VCC V
–40
–40
+85
+125
°C
tr, tf Input rise and fall times
VCC = 1.0V to 2.0V – – 500
VCC = 2.0V to 2.7V – – 200 ns/V
VCC = 2.7V to 3.6V – – 100
NOTE:
1. The LV is guaranteed to function down to VCC = 1.0V (input levels GND or VCC); DC characteristics are guaranteed from VCC = 1.2V to VCC = 3.6V.
1998 Apr 20
3
3Pages Philips Semiconductors
Triple 3-input AND gate
DIP14: plastic dual in-line package; 14 leads (300 mil)
Product specification
74LV11
SOT27-1
1998 Apr 20
6
6 Page | |||
ページ | 合計 : 10 ページ | ||
|
PDF ダウンロード | [ 74LV11 データシート.PDF ] |
データシートを活用すると、その部品の主な機能と仕様を詳しく理解できます。 ピン構成、電気的特性、動作パラメータ、性能を確認してください。 |
部品番号 | 部品説明 | メーカ |
74LV10 | Triple 3-input NAND gate | Philips |
74LV107 | Dual JK flip-flop with reset; negative-edge trigger | Philips |
74LV109 | Dual JK flip-flop with set and reset; positive-edge trigger | Philips |
74LV11 | Triple 3-input AND gate | Philips |